您当前的位置:快讯网 > 科技

TSMCCoWoS技术的具体实现方法

2021-08-23 14:37 来源:C114通信网 作者:兰心雪 阅读量:11011 

据外媒Wccftech报道,TSMC最近几天公布了CoWoS封装技术路线图,并宣布第五代CoWoS技术已经应用并量产,可在基板上封装8个HBM2e缓存,总容量128GB。

TSMC的这项技术已经发展了很多年CoW是指在衬底上封装硅片,而WoW是指在基板上层压另一个基板

官方表示,第五代技术的晶体管数量是第三代技术的20倍新的封装技术将夹层面积增加了3倍,采用了全新的TSV解决方案和更粗的铜连接线目前,该技术已用于制造AMD MI200毕宿五,专业计算卡,封装2个GPU内核和8个HBM2e缓存

根据路线图,TSMC第六代CoWoS封装技术预计将于2023年推出它还在基板上封装了两个计算内核,并且可以在板上搭载多达12个HBM缓存芯片

TSMC还表示,新技术还采用了更好的导热方式第五代技术采用金属导热材料,热阻降低到上一代的0.15倍,有利于这类高性能芯片的散热

IT之家了解到,AMD在7月底透露,搭载CDNA 2架构的本能MI200 Alderbaran计算卡已经发货交付该产品拥有多达256个计算单元,总共16,384个流处理器和16个SE着色器单元

TSMC CoWoS技术的具体实现方法:

以下是TSMC考沃斯技术的详细描述:

官方数据显示,2022年将推出5nm,3nm工艺的芯片,芯片间互连线间距将从9微米逐渐减小到0.9微米,预计2035年前实现。

本文地址:http://www.chinaxhk.net/keji/10135.html - 转载请保留原文链接。
免责声明:本文转载上述内容出于传递更多信息之目的,不代表本网的观点和立场,故本网对其真实性不负责,也不构成任何其他建议;本网站图片,文字之类版权申明,因为网站可以由注册用户自行上传图片或文字,本网站无法鉴别所上传图片或文字的知识版权,如果侵犯,请及时通知我们,本网站将在第一时间及时删除。

热门推荐
返回顶部